王轩 博士

   

兴趣:

  • 定制计算架构
  • FPGA
  • 数据压缩
  • 模拟电路

主要经历

  • 2018-2024,中国科学技术大学,博士研究生。获工学博士学位
  • 2014-2018,中国科学技术大学,本科生。获理学学士、工学学士学位

发表论文 [按代表性顺序]

[1]    Xuan Wang, Lei Gong, Jing Cao, Wenqi Lou, Weiya Wang, Chao Wang, Xuehai Zhou: hAP: A Spatial-von Neumann Heterogeneous Automata Processor with Optimized Resource and IO Overhead on FPGA, in Proc. ACM/SIGDA FPGA, 2023. (CCF-B 会议, regular paper, 12 pages, FPGA 领域第一顶会, 中国科大在本会议的首篇 regular paper)

[2]    Xuan Wang, Lei Gong, Chao Wang, Xi Li, Xuehai Zhou: UH-JLS: A Parallel Ultra-High Throughput JPEG-LS Encoding Architecture for Lossless Image Compression, in Proc. IEEE ICCD, 2021. (CCF-B 会议, regular paper, 9 pages)

[3]    Xuan Wang, Chao Wang, Jing Cao, Lei Gong, Xuehai Zhou: WinoNN: Optimising FPGA-based Neural Network Accelerators using Sparse Winograd Algorithm, IEEE Trans. Comput.-Aided Design Integr. Circuits Syst. (TCAD), 2020. (CCF-A 期刊, regular paper, 12 pages)

[4]    Wenqi Lou, Jiaming Qian, Lei Gong, Xuan Wang, Chao Wang, Xuehai Zhou: NAF: Deeper Network/Accelerator Co-Exploration for Customizing CNNs on FPGA, in Proc. IEEE/ACM DATE, 2023. (CCF-B 会议, regular paper, 6 pages)

orcid.org/0000-0003-3065-4606

申请专利

  • 王轩、王超、朱宗卫、宫磊、周学海:一种在嵌入式系统中使用FPGA改进SD卡的方案。专利公开号:CN112000612A。状态:实审中。

开源项目

我的 GitHub 的总 star 数达到 4600,其中以Verilog为语言的项目的star总数在国内排名第一。代表性的项目包括:
  • FPGA-USB-device: 首个完整的开源USB 1.1 device 控制器,不依赖任何PHY芯片就能让FPGA 实现 USB 摄像头、U盘、串行通信等设备。对降低 USB 接口电路的成本具有重要意义。
  • FPGA-Gzip-compressor: 基于FPGA的GZIP压缩器。输入原始数据,输出标准的GZIP格式(即常见的 .gz / .tar.gz 文件的格式)。在 Xilinx Artix7 FPGA 上达到 128MB/s 的固定压缩速率。
  • FPGA-MPEG2-encoder: 高性能 FPGA MPEG2 视频编码器。在 Xilinx K7 FPGA 上达到 268 MPixel/s 的固定编码速率。
  • FPGA-JPEG-LS-encoder, UH-JLS: 基础版本和高性能版本的 FPGA JPEG-LS 图像编码器。
  • FPGA-SATA-HBA: 基于 FPGA 的 SATA 2.0 host 控制器,用于读写硬盘。
  • FPGA-FOC: 磁场定向控制器 (FOC) 的 FPGA 实现,用于无刷电机控制。
  • FPGA-CAN: 基于FPGA的轻量级CAN总线控制器。
  • FPGA-DDR-SDRAM: 基于FPGA的DDR1控制器,为低端FPGA提供廉价、大容量的存储。
  • NBLIC: 一种灰度图像压缩算法(压缩率对标JPEG-XL的最高压缩率模式,压缩性能更高)。

技术文章

  • BSV_Tutorial_cn
    Bluespec SystemVerilog (BSV, 一门高级硬件描述语言) 中文教程,篇幅6万字,介绍了 BSV 的调度、FIFO 数据流、多态、状态机等高级特性,展示了它相比于传统 Verilog 开发的优势。并用 BSV 编写了非常简洁的 RISC-V CPU 和 JPEG 图像压缩器作为示例。
  • ΣΔ(Sigma-Delta)技术详解(上):离散ΣΔ调制器
    ΣΔ(Sigma-Delta)技术详解(下):模拟ΣΔ调制器
    介绍 ΣΔ-DAC 和 ΣΔ-ADC 的核心部件——ΣΔ调制器的建模、分析、设计方法。
  • HEVC 帧内编码详解
    介绍H.265/HEVC帧内编码端的流程,包括 CU/TU层次结构、预测、变换、量化、编码。
  • SATA 协议栈详解
    介绍 SATA 协议栈,帮助读者理解其中各种机制的目的,并详解链路层、传输层的细节。建议先阅读本文,再去阅读冗长的 SATA 手册。

获得奖项

  • 2024 中国科学技术大学优秀毕业生
  • 2022 英特尔奖学金
  • 2021 姑苏奖学金 一等奖
  • 2019 苏州工业园区独墅湖奖学金
  • 2013 全国奥林匹克物理竞赛陕西省一等奖 (省排名29)